About the Book
Fuente: Wikipedia. Paginas: 52. Capitulos: RISC, Arquitectura de von Neumann, VLIW, 64 bits, Conjunto de instrucciones, System on a chip, X86-64, Riesgo, Unidad de procesamiento grafico, Renombre de registros, Ley de Moore, Entrada/salida, Ejecucion fuera de orden, Superescalar, Arquitectura de flujo de datos, Endianness, Capa de abstraccion, 16 bits, Hueco de retardo, Direccion de memoria, 31 bits, Ley de Amdahl, Multiprocesamiento simetrico, Ciclo de instruccion, 8 bits, Segmentacion, Red cognitiva, 128 bits, Coherencia de cache, Arquitectura Harvard, Arquitectura del sistema de E/S, Simple Instruction Set Computing, Procesador vectorial, Bus de direcciones, 32 bits, Distributed Shared Memory, Arquitectura abierta, Multihilo, Complex instruction set computing, 48 bits, Linux Virtual Server, SSE4, Vector de interrupciones, Frecuencia de reloj, SSE5, Ley de Gustafson, Requerimientos de virtualizacion de Popek y Goldberg, Procesador escalar, Aplicacion de 16 bits, 24 bits, Arquitectura en pipeline, Ejecucion especulativa, NPU, Microcontador de programa, Latencia de interrupcion. Extracto: En la arquitectura computacional, RISC (del ingles reduced instruction set computer) es un tipo de microprocesador con las siguientes caracteristicas fundamentales: Ademas estos procesadores suelen disponer de muchos registros de proposito general. El objetivo de disenar maquinas con esta arquitectura es posibilitar la segmentacion y el paralelismo en la ejecucion de instrucciones y reducir los accesos a memoria. Las maquinas RISC protagonizan la tendencia actual de construccion de microprocesadores. PowerPC, DEC Alpha, MIPS, ARM, ... son ejemplos de algunos de ellos. RISC es una filosofia de diseno de CPU para computadora que esta a favor de conjuntos de instrucciones pequenas y simples que toman menor tiempo para ejecutarse. El tipo de procesador mas comunmente utilizado en equipos de escritorio, el x86, esta basado en CISC en lugar de RISC, aunque las versiones mas nuevas tra...